亲爱的先生,
今天的问候!!!!
我想请您检查DA14582蓝牙SoC的原理图设计。在DA14582的数据表中,我混淆了表3,表3显示了编解码时的SPI IO引脚分配,所以请检查原理图并给我确认。
如果需要对MIC接口、JTAG和SPI+接口进行任何更改,请按照要求进行,您的意见将对我们的最终产品至关重要。
附件是DA14582的方案设计,PDF格式。
期待你的积极回应。
--
感谢和热烈的问候,
Dinesh Vinayak卡特卡尔,
硬件设计工程师,
Robota公司,浦那
暴徒。不。- + 91 - 9860333364
关键词:
设备:
你好,Dinesh10097,我建议与印度当地的Avnet(我们的经销商)联系。Avnet设计服务ADS已经在我们的DA1458x系列上做了许多设计。如果您需要联系人姓名,请回复,我可以找到合适的人。BR JE_Dialog
080 - 43579999 + 91
你好,
我想请求你从你的方面验证设计,因为下周我们计划制造电路板,在需要从Dialog半导体应用工程师验证之前。雷竞技电竞平台
从上个星期开始,我一直在给Avnet Engineers发送关于参考设计的邮件,但是没有得到他们的及时回复。下面是Avnet工程师的邮件id,我试图与他们沟通,但没有从他们的回应。
Jeware,乐——Nagesh.Jeware@avnet.com
C,Umamaheswaran——Umamaheswaran.C@avnet.com
再次分享方案设计审核,期待您的积极回复
感谢和问候,
迪卡特卡尔
Robota公司,印度浦那
+ 91 - 9860333364
你好,对话框的团队,
请求您核实我共享的原理图中的SPI和JTAG映射....我在DA14582的数据表中的编解码器操作期间与表3号SPI分配混淆....它意味着什么......Codec操作我不能将4个引脚与其他SPI或不使用???
希望你能理解我的怀疑....
请参阅附件的原理图和表no3的数据表
DInesh地狱。我会给你另发信息的。由于您请求的支持将占用资源,我们将需要符合您的需求。BR JE_DIalog
你好支持团队
我想提出一个关于SPI通信的问题,但是我找不到我可以从哪里开始提问,我只能查看列出的问题。你能告诉我为什么吗?我的问题是:我们在SPI总线上连接2个SPI设备,一个是加速器,另一个是FRAM内存。我们发现,当DA14580与其中一个设备通信时,另一个设备必须保持供电(给VDD供电,无论我们是否关闭设备的CS引脚)。,否则当我们设置CLK高于256KHZ,如1M或8MHz时,读写数据会出现错误。当CLK低于256KHz时,应该没问题。是什么导致了这个问题?对于SPI总线的布局有什么特定的规则吗?或者其他原因?
加速器是ADXL362, FRAM是FM25V05。
我想知道对于SPI 4引脚,我是否需要在原理图中拉出它们或拉下它们?或者他们不需要任何上拉或下拉或部分引脚需要他们?
谢谢
嗨yy,
你不能发布新问题,新主题按钮不可用?通常,您可以在同一总线上连接多个SPI外设,并使用CS对它们进行寻址。一般来说,你必须保持公共汽车线路短,特别是在高速行驶时。不,不需要上拉或下拉,你可以检查在pro板上接口SPI外部内存的原理图或检查an - b -023与外部内存的接口。使用SPI没有特定的规则。您是否尝试过使用其他SPI设备来检查问题是否持续存在?
由于MT_dialog