仅使用数字宏单元时的静态电流使用

4个职位/0个新职位
最后一篇文章
长凳
离线
最后一次见到:5个月3天前
已加入:2020-08-26 08:10
仅使用数字宏单元时的静态电流使用

我们正在调查GreenPak设备在低功耗应用中的使用情况,并希望估计当前的使用情况。应用程序将只使用数字宏单元。

“为每个宏单元估计的典型电流”表中的“芯片静态”电流是否涵盖了多个数字宏单元(例如DFF、LUT、计数器和I2C)的使用,而不管使用了多少个?或者这是一个平均值,我们应该乘以我们期望使用的数字宏单元的数量?

谢谢

设备:
C、 赫斯特
离线
最后一次见到:2天25分钟前
已加入:2017-11-02 22:58
你好,本茨,

你好,本茨,

芯片静态电流与内部POR电路有关。这将是不变的,不管还有什么在运行。基片数据表包含一个表格,解释了不同模块的电流消耗与VDD(1.8、3.3和5.0V)的关系。您可以使用此表来获得非常好的总芯片电流消耗估计。它不包括各种输出配置(例如具有100千欧上拉电阻器的开漏NMOS)的通过VDD的电流。如果你的目标是低电流,我强烈建议你看看SLG46855V基模。它的静态电流在3.3V时为80nA。我应该注意的是,电流消耗也不考虑开关电压水平(因此,如果一个MHz信号通过管道传输到GreenPAK,电流将比输入频率为kHz时更高)。如果您还有其他问题,请告诉我们,

当做,

扔出

长凳
离线
最后一次见到:5个月3天前
已加入:2020-08-26 08:10
嗨,查克,

嗨,查克,

当使用表中未列出的块时,是否有方法估计功率?

例如,使用应用说明(AN-CM-286)中的一个示例,“带I2C输出的16位FSM”。我们如何估计示例计数器实现的电流消耗,以及如果随后在设计中添加第二个计数器,电流消耗的变化?

干杯,

C、 赫斯特
离线
最后一次见到:2天25分钟前
已加入:2017-11-02 22:58
嗨,本,

嗨,本,

简单的回答是,我们不会有一个简单的方法来“估计”。我们需要在试验台上启动这个设计并进行测试。考虑到设计文件随时可用,只要您有一个带有适当GreenPAK基片的开发工具包,就可以很快地执行当前消耗测试。我希望我能给你一个更好的答案。

当做,

扔出