CNT/DLY/FSM模块不产生down overflow脉冲

⚠️
大家好. .谢谢你来到论坛。令人兴奋的消息!我们现在正在转移到新的论坛平台,它将提供更好的功能,包含在主对话网站中。所有岗位和账户都已迁移。我们现在只接受新论坛的流量-请在上面发布任何新帖子//www.wsdof.com/support.我们将在未来几天修复bug /优化搜索和标记。
3个帖子/ 0个新
最后发表
ivnn
离线
最后看到:一年6个月前
加入:2019-07-03 42
CNT/DLY/FSM模块不产生down overflow脉冲

CNT/DLY/FSM模块仅在计数时在OUT上产生计数器溢出脉冲

预期:向上和向下溢出给脉冲

设备:
设备数量:
slg46620V
pavloZ
离线
最后看到:1年3个月前
工作人员
加入:2018-01-31中午12
你好伊万,

你好伊万,

你能分享一下FSM设置的设计例子吗?

这可能是由于等待时间太长,因为最大计数器值是16383。如果你从16300开始计数,这意味着83个clk脉冲。同时,如果你切换到倒数,计数器将从16300计数到零,这意味着16300个时钟脉冲。如果时钟源是预分的,则等待时间可以是秒,也可以是分钟。请见附件设计。DFF是用来“捕捉”输出脉冲的,因为它太短,在LED上看不到。

谢谢。

ivnn
离线
最后看到:一年6个月前
加入:2019-07-03 42

谢谢你的快速回复,请看我的设计