CNT/DLY/FSM模块仅在计数时在OUT上产生计数器溢出脉冲
预期:向上和向下溢出给脉冲
你好伊万,
你能分享一下FSM设置的设计例子吗?
这可能是由于等待时间太长,因为最大计数器值是16383。如果你从16300开始计数,这意味着83个clk脉冲。同时,如果你切换到倒数,计数器将从16300计数到零,这意味着16300个时钟脉冲。如果时钟源是预分的,则等待时间可以是秒,也可以是分钟。请见附件设计。DFF是用来“捕捉”输出脉冲的,因为它太短,在LED上看不到。
谢谢。
嗨
谢谢你的快速回复,请看我的设计
你好伊万,
你能分享一下FSM设置的设计例子吗?
这可能是由于等待时间太长,因为最大计数器值是16383。如果你从16300开始计数,这意味着83个clk脉冲。同时,如果你切换到倒数,计数器将从16300计数到零,这意味着16300个时钟脉冲。如果时钟源是预分的,则等待时间可以是秒,也可以是分钟。请见附件设计。DFF是用来“捕捉”输出脉冲的,因为它太短,在LED上看不到。
谢谢。
嗨
谢谢你的快速回复,请看我的设计