DA7212系统时钟范围

⚠️
大家好. .谢谢你来到论坛。令人兴奋的消息!我们现在正在转移到新的论坛平台,它将提供更好的功能,包含在主对话网站中。所有岗位和账户都已迁移。我们现在只接受新论坛的流量-请在上面发布任何新帖子//www.wsdof.com/support.我们将在未来几天修复bug /优化搜索和标记。
3个帖子/ 0个新
最后发表
pawelp28
离线
最后看到:2年11个月前
加入:2017-08-10 17:09
DA7212系统时钟范围

你好,

我想澄清一下DA7212系统时钟。从数据表看来,我们可以提供频率2-50MHz的编解码器。然而,Beep Generator节(13.9)谈论12.288MHz和11.288MHz。如果我们提供4MHz的MCLK,哔声发生器还能工作吗?

另外,如果我们仅为模拟路径提供编解码器(没有I2S数字接口),我们是否需要提供MCLK?对于beep generator,同样的问题,是否需要提供MCLK ?

谢谢!

设备:
ED_Dialog
离线
最后看到:三个月两个星期前
工作人员
加入:2017-09-18 54所以
你好Pawelp28,

你好Pawelp28,

  • PLL可以从传入的4Mhz时钟产生12.288mhz,所以4Mhz时钟应该是ok的。
  • 因此,如果仅对模拟路径使用音频编解码器,则不需要MCLK。但是,如果您使用的是没有I2C的DAC或ADC,那么请确保PC_COUNT寄存器0x94设置为FREERUN (0x01)。
  • 在没有MCLK的情况下,哔哔声发生器也会产生哔哔声,但频率不正确,而且在不同的温度下变化可达50%。

亲切的问候,
艾略特德克斯特

pawelp28
离线
最后看到:2年11个月前
加入:2017-08-10 17:09
谢谢你!

谢谢你!