我有兴趣使用DA9062 PMIC用于Zynq 7010产品。数据表具有用于电容器的建议,但我没有看到关于它们的要求的许多信息,例如Min / Max电容,包装大小,数量,ESR,ESL等。数据表说"When selecting a capacitor, especially ones with high capacitance and small size, the DC bias characteristic has to be taken into account"。我理解DC偏差是什么,所以这表明可以使用比推荐的替代组件。但我想了解什么限制。
Were the recommended components chosen to illustrate how small the PCB layout can be? Or were they chosen because the small package sizes would have a lower mounted inductance? Were multiple components used in parallel to further reduce the ESR and ESL? Or were multiple smaller values used to provide flexibility in reducing the number of capacitors used in production? Is there a maximum amount of capacitance that can be used?
Xilinx推荐Zynq 7010的某些值,例如100uF用于散装电容。如果可能,我想使用与PMIC稳压器相同的电容器。我有100uf 1206电容器,我希望能够很好地工作,因为这些天气很难采购!
Thanks,
ElectronHerder
你好电动素,
让我与团队交谈并回复你。
亲切的问候,
艾略特德克斯特
你好电动素,
我们在DA9062数据表中陈述电容器,ESR和电感器的公差(我已经附上示例图像),它们可以在数据表的电气特性部分中找到。这些参数中的一些未列出“组件选择”部分;本节适用于特定的推荐组件。我们建议的组件已选择为维护性能的小型PCB Sizem。
亲切的问候,
艾略特德克斯特
谢谢Elliot指出这一点。对不起,我没有看到它。在过去,我使用了很多德州仪器零件,并且他们的数据表通常有一个关于组件选择的部分,包括公式和限制的描述。我想我是一种习惯的生物,并没有想到电气特征部分。
Is the output capacitance requirement based on full load? For example, if Buck 1 is operating in full-current mode but only driving 1.25A maximum, would the required capacitance be less? I'm not asking for specific numbers, just a generalization. How much of the capacitance is needed for stability vs. meeting minimum ripple specs?
为什么输出电容有最大规格?当你有太多的电容时会发生什么?它变得不稳定吗?调节器将提供电流的电路,该电路包括大量去耦电容,因此我假设这只必须参考物理上非常接近电感器的电容器。
以下是我正在使用的100uf电容的数据表的链接:
http://www.samsungsem.com/kr/support/product-search/mlcc / __ icsfiles / afie ...
我不确定如何将ESR图应用于DA9062 ESR规范。规范说“F> 100 kHz”,我认为是100 kHz高于100 kHz的所有频率。是对的吗?我认为这个电容非常接近,以满足100 MHz的规格。我相信您的参考设计使用两个并联的电容器来减半和阻抗。如果我使用这个电容,你会看到任何问题吗?使用两个电容器并联有多少好处?
Thanks and best regards,
ElectronHerder
你好电动素,
推荐的输出电容基于满载。这就是为什么我们列出了两组不同的推荐电容器及其公差。有关示例,请参阅附图。
增加降压转换器的输出电容超出推荐最大电容值的主要效果将增加降压启动时间并效果转换速率。我看不出为什么使用超过2 x 47的UF使用1 x 100 UF会极大地影响启动时间。我们选择并行使用两个电容而不是一个电容来减少ESR,如果您使用的电容器类似于我们的规范ESR,那么它应该是OK。
电容器是be ok, however the link you sent me doesnt have the ESR over temperture.
亲切的问候,
艾略特德克斯特
谢谢艾略特。我不是sure if your answer exactly addresses my question. The two sets of capacitor values are for two different operating modes of the device. In half-current mode, half of the pass devices are disabled, which means the output impedance is different than full-current mode. I was curious what the capacitor requirement would be for full-current mode, but at a maximum load of half the potential current. Sometimes I ask impractical questions to help me understand how things work.
您对增加输出电容的主要效果的答案是启示的。看似PMIC的排序是基于时间的,而不是在开始下一个电源之前是否已达到一个电源的电压。种类的“开环”而不是“闭环”。这是一种描述它的公平方式吗?
感谢您查看电容器的数据表。我会看看我是否可以在温度下找到更多关于ESR的数据。
亲切的问候,
ElectronHerder