我的要求是输入侧脉冲会出现。当输入端出现高电平或低电平时,输出端应产生一个脉冲。
复位被驱动到低时,输入停止高-低切换。
基本上你可以把它和看门狗定时器实现联系起来。
我附加了一个设计,在其中我没有得到想要的输出。
我也附上了我的需求图片。
请帮助我。
关键词:
设备:
设备数量:
SLG46621
你好,列宁,
我一直在看您的设计,我相信我有几个解决方案可能适合您的应用程序。看起来你的要求如下:
1.有几个看门狗输入,每个都有独立的输出。
2.如果任何一个没有收到脉冲1s,一个LO将发生在下一个时钟上升边缘上他们各自的RESET线。
3.在时钟的下一个上升边缘,LO信号将返回到HI。
它看起来有几个IO,如EN1.8AB,尚未连接,可能需要GreenPAK组件,所以我已经尝试制定一个解决方案,只使用相同数量的组件,您以前使用的每个通道。附件中的.zip文件显示了一个可能适合您的解决方案示例;在RXD1保持1秒HI或LO后,DLY块将下降LO。这将在时钟上升边缘触发一个LO信号,并将持续到下一个上升的时钟边缘。然而,当看门狗没有收到信号时,这个脉冲会每1s出现一次。为了产生一次脉冲,需要更多的组件。让我知道这个解决方案是否可以接受,或者如果你需要帮助起草一个与你的设计更兼容的解决方案。
我很抱歉,以前的zip文件没有更新的示例设计。