您好对话框支持团队,
这是一个紧急问题和询问。
我们正在使用SmartSnippetS Studio V1.6.3 for Windows OS和JLink,以将18K尺寸FW下载到DA14580但失败,日志显示如下,您可以阅读我们的日志吗?
[信息OTP图像@ 18-03-20 17:37:35]报头记录已被删除
十六进制文件A00008_V1.0.hex。
[信息OTP图像@ 18-03-20 17:37:35]阅读18936
文件a00008_v1.0.hex中的字节。
[信息概述@ 18-03-20 17:39:38]
普遍同步=?,IRPRINT = 0x..000000000000000000000000
[信息概述@ 18
-03-20 17:39:38]突出层=?,irprint = 0x..00000000000000000000000000
[信息
一般@ 18-03-20 17:39:40] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:40] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:40] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:41] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:41] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:41] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:43] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:43] ID不匹配。预期0223,发现C63B
[信息
一般@ 18-03-20 17:39:43] ID不匹配。预期0223,发现C63B
[错误
一般@ 18-03-20 17:39:43]无法读取内存地址0x50003200
功能jlinkarm_readmemhw
[errow alignal @ 18-03-20 17:39:43]没有知道
打开JLink连接时发现芯片。终止Proccess ...
[信息一般
@ 18-03-20 17:39:43]正在进行的调试模式已禁用。
[错误OTP图像
@ 18-03-20 17:39:43]将固件文件下载到电路板上。
我们将下载失败日志附加到下面,有2种类型,一个是通过测试jig&jilink,另一个是连接到pcba的电线直接和jlink;下载工具是相同的:SmartSnippets Studio V1.6.3 for Windows操作系统,
请支持弄清楚日志的含义。TKS。
BTW,对于原理图设计的下载电路,您认为6.7V电源和VPP引脚之间需要一个FET吗?是否需要在VBAT + JLink连接器RST引脚之间添加一个逆变器到DA14580 RST引脚?VPP电路中没有FET在RST引脚上没有逆变器。你认为这是OTP下载失败的原因吗?TKS。
嗨Lawrencewu,
看起来设备甚至无法通过JLink到工具连接到工具,就我所附的日志(SS工具箱显示的信息由jlink而不是智能代码箱提示),是吗?使用智能片段的CLI或GUI(我想GUI)?您执行的OTP上的操作序列是什么,并且发生错误的操作?我的意思是,如果您使用GUI,您将使用“连接”到OTP图像?初始FW下载是否(将接受来自OTP的命令的)?您是否能够使用Keil或使用JTAG Booter(在智能片段上)使用jlink下载到电路板的代码?
关于您在上面描述的需求取决于您如何实现生产线以及如何控制VPP,如果您意图使用额外的GPIO,则可以控制该工具提供的VPP,则额外晶体管才能启用高压应该是您设置的一部分,但与您遇到的内容无关,即使手动应用VPP也应该能够在OTP中刻录代码。关于VBAT和RST之间的逆变器,因为您使用的是JTAG接口而不是UART,您需要重置行以下载代码,如果这是您的疑虑。
谢谢mt_dialog.
您好对话团队,我们的客户在JLink连接器和模块RST引脚之间添加逆变器,她发现相同的设置,一些模块OTP下载变为成功,但是,其他一些仍然失败了。我可以附上好的和ng日志,你可以帮忙再次确认吗?我们认为它是GUI模式,因为客户正在通过手动进行操作,她点击连接到OTP图像,然后通过JLink连接器刻录它。
这是故障日志
嗨Lawrencewu,
从您提供的日志中提供了有问题的程序,智能片段的促销提出了“JTAG地址0x81fec”的“添加错误信息”,我们在编程电压上具有相同的错误。
谢谢mt_dialog.
你好,
有OTP FW下载OK和NG案例,但电压相同。
我找到了一个类似的情况,即最终解决方案是
SWD-JTAG连接建议,用于连接SWCLK上的拉下电阻,并在SWDIO线上取出电阻。
https://support.dialog-semicondiondiond.com/otp-programming-1.
你认为这是潜在原因之一吗?TKS。
嗨Lawrencewu,
我没有看到SWCLK上的下拉或在Pro开发套件的SWDIO线上的上拉,但值得尝试。
谢谢mt_dialog.