嗨,对话框中,
我想用DA14585设计邻近应用程序。作为参考,我查看了智能标签rev. C。当移植这个设计时,我应该做任何改变吗,特别是在天线区域?我们参考了580上的不同标签,注意到天线的几何形状与智能标签参考设计相同,但它们有一点扩展。这其中的决定性因素是什么?
问候,blebot
嗨blebot,
对不起,我不太明白这个问题,你在比较哪个参考设计,你注意到天线的几何形状有点扩展?你能解释一下吗?
由于MT_dialog
嗨,对话框中,我正在比较智能标签C转速天线。我附上了智能标签rev c的天线部分,供你参考。文件中绿色环绕的部分就是我所说的扩展。那么这能提高范围吗?另外,智能标签c中使用的天线设计的理想自由空间范围是什么?请分享关于MIFA天线类型的设计因素的参考链接。(如果可用)
最好的问候,blebot
我不认为你可以通过天线的设计来假设增加天线的长度就会增加距离,如果你想做出这种改变,射频工程师将不得不适当地重新设计天线,并在PCB上应用合适的匹配,并测试是否会达到你想要的范围,一般来说,射频设计是相当棘手的。带有当前天线的智能标签在开放空间应可达约20米(指示来自一些初步测试,而不是适当的距离测试)。你可以在AN-B-027:设计打印天线文件中找到天线指南。
谢谢您的回复。能否提供智能标签Rev C(的布局文件?brd文件)的低Cadence版本。目前我们的布局工程师使用的是Cadence 16.5版本,由于版本兼容性问题,我们无法打开参考布局文件。也请您指定PCB厚度应该是什么,以便天线完美工作。
感谢和问候,blebot
您可以在支持网站上上传的Smart Tag v2_revC_HW_DesignFiles文件中的DA14580_RD_WLCSP_SMTAG2_vC.pdf文件中找到参考设计PCB的所有信息,包括幻灯片12中的PCB厚度。关于您正在寻找的.brd文件,它们也在支持站点上上传的Design files zip文件中。
谢谢您的回复。我找到了所有必要的设计文件从支持网站,包括布局文件(。brd扩展)。问题是我们的布局工程师无法打开Cadence 16.5中的文件。似乎有版本兼容性问题。
所以,请你对此做点什么。
是的之间有一个compabilty问题16.5版本的节奏如果你有一个你不能够打开它,因为我已经检查与hw团队,让我知道他们使用的是16.6版本,所以我认为你可以做的是节奏的版本升级。
我们正在开发与DA14585接近标签,可以共享参考电路。在DA14585开发板上采用ARM控制器与PC机通信,可以用J链路仿真器来代替这个电路。
感谢和问候瑞卡
嗨,瑞卡,
请参考附件“5硬件概述”中的原理图。
BR,
嗨,对话框中,谢谢你的回复和反馈。如果我想通过J-link模拟器下载或调试固件到DA14585,下面的连接是否足够?请建议我。
密码J-Link−DA145851 (Vtref)→A7 (Vdd)7 (tms)→d1 (swdio)9 (tck)→c1 (swclk)20 (gnd)→c3 (gnd)
问候瑞卡
嗨blebot,
对不起,我不太明白这个问题,你在比较哪个参考设计,你注意到天线的几何形状有点扩展?你能解释一下吗?
由于MT_dialog
嗨,对话框中,
我正在比较智能标签C转速天线。我附上了智能标签rev c的天线部分,供你参考。文件中绿色环绕的部分就是我所说的扩展。那么这能提高范围吗?
另外,智能标签c中使用的天线设计的理想自由空间范围是什么?请分享关于MIFA天线类型的设计因素的参考链接。(如果可用)
最好的问候,
blebot
嗨blebot,
我不认为你可以通过天线的设计来假设增加天线的长度就会增加距离,如果你想做出这种改变,射频工程师将不得不适当地重新设计天线,并在PCB上应用合适的匹配,并测试是否会达到你想要的范围,一般来说,射频设计是相当棘手的。带有当前天线的智能标签在开放空间应可达约20米(指示来自一些初步测试,而不是适当的距离测试)。你可以在AN-B-027:设计打印天线文件中找到天线指南。
由于MT_dialog
嗨,对话框中,
谢谢您的回复。能否提供智能标签Rev C(的布局文件?brd文件)的低Cadence版本。
目前我们的布局工程师使用的是Cadence 16.5版本,由于版本兼容性问题,我们无法打开参考布局文件。
也请您指定PCB厚度应该是什么,以便天线完美工作。
感谢和问候,
blebot
嗨blebot,
您可以在支持网站上上传的Smart Tag v2_revC_HW_DesignFiles文件中的DA14580_RD_WLCSP_SMTAG2_vC.pdf文件中找到参考设计PCB的所有信息,包括幻灯片12中的PCB厚度。关于您正在寻找的.brd文件,它们也在支持站点上上传的Design files zip文件中。
由于MT_dialog
嗨,对话框中,
谢谢您的回复。我找到了所有必要的设计文件从支持网站,包括布局文件(。brd扩展)。问题是我们的布局工程师无法打开Cadence 16.5中的文件。似乎有版本兼容性问题。
所以,请你对此做点什么。
问候,
blebot
嗨blebot,
是的之间有一个compabilty问题16.5版本的节奏如果你有一个你不能够打开它,因为我已经检查与hw团队,让我知道他们使用的是16.6版本,所以我认为你可以做的是节奏的版本升级。
由于MT_dialog
嗨,对话框中,
我们正在开发与DA14585接近标签,可以共享参考电路。
在DA14585开发板上采用ARM控制器与PC机通信,可以用J链路仿真器来代替这个电路。
感谢和问候
瑞卡
嗨,瑞卡,
请参考附件“5硬件概述”中的原理图。
BR,
嗨,对话框中,
谢谢你的回复和反馈。如果我想通过J-link模拟器下载或调试固件到DA14585,下面的连接是否足够?请建议我。
密码
J-Link−DA14585
1 (Vtref)→A7 (Vdd)
7 (tms)→d1 (swdio)
9 (tck)→c1 (swclk)
20 (gnd)→c3 (gnd)
问候
瑞卡