跳到主要内容

sdadc vref - 只有1.2V宽容?

2个月前

sdadc vref - 只有1.2V宽容?

张贴了kwolfe81.24分 5回复
2升值

DA1469x数据表中有一个注释28.2 - 架构,指出:

外部参考电压可以在PINS SDADC_REF(P0_16)和SDADC_GND(P0_06)处应用不超过1.2V以提高精度

我无法在此VREF引脚上找到任何其他提及电压限制(包括在5.120 - Sigma-Delta ADC特性部分下没有提及)。

ADC是否真正限于1.2V引用(内部或外部)?

2个月前

piotrekd. 70分

SDAC上数据表中的信息非常一般。在描述中省略了许多参数,我对此有问题 - 例如 - SDAC有14位分辨率,但没有什么是过采样的东西......

2个月前

kwolfe81. 24分

HRM,我导致VREF确实是3.3V宽容在HW_SDADC.H中,但会欣赏对话框的官方澄清:

typedef枚举{hw_sdadc_vref_voltage_min = 0,hw_sdadc_vref_voltage_internal = 1200,hw_sdadc_vref_voltage_max = 3300} hw_sdadc_vref_voltage_range;

2个月前

PM_DIALOG.

kwolfe81,

谢谢你的问题。我们将直接与您联系。

谢谢,PM_DIALOG.

2个月前

piotrekd. 70分

我也对答案感兴趣?

1个月前

PM_DIALOG.

嗨piotrekd,

数据表中提到的是正确的。结果发现,当施加SDADC_REF = 3 V时,非常短的电压尖峰将出现在1.2 V FET的栅极上,比允许的高。

高达1.5 V或2 V外部参考电压,我们不期望任何退化,但在3 V时,它认为它会影响芯片的寿命(可靠性)。

它决定说明不超过1.2 v,安全方面。

底线:建议将没有比1.2V更高的电压施加到外部参考电压引脚,以便不降低芯片的寿命。

谢谢,PM_DIALOG.